D-Flip-Flop (Steigende Flanke)

D-FlipFlop (Steigende Flanke)
Beim D-Flip-Flop wird mithilfe des Dateneingangs und einem Takteingang das Ausgangssignal bestimmt.

Bitte beachte, dass es sich hier um das D-Flip-Flop im Stil des IC7474 handelt. Es unterscheidet sich vom D-FlipFlop (Doppelflanke).

Aussehen des D-Flip-Flops

Das Design des IC7474 D-Flip-Flops ähnelt dem des DET D-Flip-Flops: Das gelbe D markiert den „Dateneingang“, der grüne Pfeil den „Takteingang“. Der magentafarbene Hintergrund dieses D-Flip-Flops signalisiert den Unterschied zum hellblauen DET D-Flip-Flop.

An den Seiten befinden sich zwei Eingänge und ein Ausgang. Den linken Eingang erkennt man an seinen orangenen Pins und dem Stichwort “IN” und den rechten Eingang an seinen grünen Pins und dem Stichwort “CLK”, was für “Clock” steht. Der CLK-Eingang ist der Takteingang. Der Ausgang wird von roten Pins und dem Wort “OUT” markiert.

Auch von unten lassen sich die Ein- und Ausgänge des D-Flip-Flops an den farblichen Pins erkennen. So zeigen die orangenen Pins den Dateneingang, die grünen Pins den Takteingang und die roten Pins den Ausgang an.

Funktionalität des D-Flip-Flops

Das Ausgangssignal wird durch den Dateneingang bestimmt und von einem High-Signal (steigende Flanke) am Takteingang sozusagen freigegeben. Dadurch wird der am Dateneingang anliegende Input an den Output weitergegeben.
Beachte dabei, dass in diesem Fall die steigende Flanke den Speichervorgang auslöst. Darin liegt der wesentliche Unterschied zum DET D-Flip-Flop. Das D-Flip-Flop nach IC7474 wird daher auch als RET D-Flip-Flop („Rising Edge Triggered“) bezeichnet.